Логиц & Флип Флопс-СН74ЛВЦ74АПВР
Атрибути производа
|
Документи и медији
ВРСТА РЕСУРСА | ЛИНК |
Табеле са подацима | СН54ЛВЦ74А, СН74ЛВЦ74А |
Истакнути производ | Аналог Солутионс |
ПЦН Пацкагинг | Реел 10/јул/2018 |
ХТМЛ лист са подацима | СН54ЛВЦ74А, СН74ЛВЦ74А |
ЕДА модели | СН74ЛВЦ74АПВР од СнапЕДА |
Класификације за животну средину и извоз
АТТРИБУТЕ | ОПИС |
РоХС статус | РОХС3 Цомплиант |
Ниво осетљивости на влагу (МСЛ) | 1 (неограничено) |
РЕАЦХ статус | РЕАЦХ Не утиче |
ЕЦЦН | ЕАР99 |
ХТСУС | 8542.39.0001 |
Флип-флоп и Латцх
Флип флопиЛатцхсу уобичајени дигитални електронски уређаји са два стабилна стања која се могу користити за чување информација, а један флип-флоп или квака може да ускладишти 1 бит информације.
Флип-флоп (скраћено ФФ), такође познат као бистабилна капија, такође познат као бистабилни флип-флоп, је дигитално логичко коло које може да ради у два стања.Јапанци остају у свом стању док не добију улазни импулс, такође познат као окидач.Када се прими улазни импулс, излаз флип-флопа мења стање у складу са правилима и затим остаје у том стању док се не прими други окидач.
Латцх, осетљив на ниво импулса, мења стање испод нивоа тактног импулса, латцх је јединица за складиштење која се покреће нивоом, а деловање складиштења података зависи од вредности нивоа улазног сигнала, само када је реза у омогућено стање, излаз ће се променити са уносом података.Латцх се разликује од флип-флопа, то није латцхинг податак, сигнал на излазу се мења са улазним сигналом, баш као што сигнал пролази кроз бафер;када сигнал засуна делује као брава, подаци се закључавају и улазни сигнал не ради.Реза се такође назива прозирна реза, што значи да је излаз транспарентан за улаз када није закључан.
Разлика између браве и јапанке
Латцх и флип-флоп су бинарни уређаји за складиштење са меморијском функцијом, који су један од основних уређаја за састављање различитих временских логичких кола.Разлика је у следећем: реза је повезана са свим својим улазним сигналима, када се улазни сигнал промени, резе се мењају, нема терминала за сат;флип-флоп контролише сат, само када се сат покрене да узоркује тренутни улаз, генерише излаз.Наравно, пошто су и брава и флип-флоп логика времена, излаз није повезан само са тренутним улазом, већ и са претходним излазом.
1. резу покреће ниво, а не синхрона контрола.ДФФ се покреће ивицом такта и синхроном контролом.
2、засун је осетљив на улазни ниво и на њега утиче кашњење ожичења, тако да је тешко обезбедити да излаз не производи неравнине;Мања је вероватноћа да ће ДФФ производити неравнине.
3, Ако користите кола за капију за прављење резе и ДФФ-а, реза троши мање ресурса капије од ДФФ-а, што је супериорније место за квачицу од ДФФ-а.Према томе, интеграција коришћења засуна у АСИЦ-у је већа од ДФФ-а, али супротно је тачно у ФПГА, јер у ФПГА не постоји стандардна латцх јединица, али постоји ДФФ јединица, а ЛАТЦХ-у је потребно више од једног ЛЕ-а да би се реализовао.квака се активира нивоом, што је еквивалентно томе да има крај за омогућавање, а након активације (у тренутку омогућавања нивоа) је еквивалентно жици, која се мења са Излаз варира са излазом.У неомогућеном стању је одржавање оригиналног сигнала, што се може видети и флип-флоп разлика, у ствари, много пута квачица није замена за фф.
4, засун ће постати изузетно сложена статичка анализа времена.
5, тренутно се реза користи само у висококвалитетном колу, као што је Интелов П4 ЦПУ.ФПГА има јединицу засуна, јединица регистра се може конфигурисати као јединица са засуном, у Ксилинк в2п приручнику ће бити конфигурисана као јединица регистра/засуна, додатак је килинк дијаграм структуре полупресека.Остали модели и произвођачи ФПГА нису ишли на проверу.--Лично, мислим да је килинк у стању да директно упарује алтеру што може представљати више проблема за неколико ЛЕ-а, међутим, не килинк уређај, сваки комад може бити тако конфигурисан, једини алтерин ДДР интерфејс има посебну јединицу за закључавање, углавном само кола велике брзине ће се користити у дизајну засуна.алтерин ЛЕ није структура резе, и проверите сп3 и сп2е, а други да не проверавате, упутство каже да је ова конфигурација подржана.Израз вангдиан о алтера је тачан, алтерин фф се не може конфигурисати да латцх, користи табелу претраживања за имплементацију латцх.
Опште правило дизајна је: избегавајте резу у већини дизајна.то ће вам омогућити да дизајнирате време је завршено, и веома је скривено, неветерани не могу да га пронађу.Засун највећа опасност је да не филтрирате неравнине.Ово је изузетно опасно за следећи ниво кола.Стога, све док можете да користите Д флип-флоп место, немојте користити резу.